admin 发表于 2020-7-24 12:20:59

UP1540P芯片脚位图



测无短路,VCC 12V正常,EN0V不正常,跑线EN发现连接一3脚管子,管子一端接地,一端接EN,还有一端则是5V,显然是此管子拉低EN导致内存供电不出,没看懂不要紧,看图,这台电脑没有画图软件,屏幕画笔画出来的有点难看,将就下吧。

现在的情况是,EN控制那个脚,本来应该在按开关后被拉低,使管子截止,EN高电平,但现在却是5V。
一般来言,我需要查EN控制脚连接哪里,为何高电平,但这个板子太新,宵神都米有资料,再加上我是个懒人,懒得跑线了,所以我直接摘掉管子,使EN无控制, 再开机量内存供电1.2V,CPU供电正常,接屏已亮。
不用担心待机状态下会输出内存供电,因为内存供电芯片的主供电在开机后出现。
引用https://www.chinafix.com/thread-1209153-1-1.html


开启脚,三极管去掉,可以直接出电压

lengweijun 发表于 2020-8-2 17:11:53

感谢您的无私精神...

lengweijun 发表于 2020-8-3 17:07:01

赞一个!

显丽—枫之缘 发表于 2020-8-4 10:44:30

这个不错,谢谢共享
页: [1]
查看完整版本: UP1540P芯片脚位图